142427562

產品

AM3352BZCZA100

簡短的介紹:

– mDDR:200 MHz 時鐘(400 MHz 數據速率)
– DDR2:266 MHz 時鐘(532 MHz 數據速率)
– DDR3:400 MHz 時鐘(800 MHz 數據速率)
– DDR3L:400 MHz 時鐘(800 MHz 數據速率)
– 16 位數據總線
– 1GB 總可尋址空間


產品信息

產品標籤

特徵

高達 1 GHz Sitara™ ARM® Cortex®
-A8 32 位 RISC 處理器
– NEON™ SIMD 協處理器
– 32KB 的 L1 指令和 32KB 的數據緩存,具有單一錯誤

檢測

– 256KB 二級緩存,帶糾錯碼 (ECC)
– 176KB 的片上引導 ROM
– 64KB 專用內存
– 仿真和調試 - JTAG
– 中斷控制器(最多 128 個中斷請求)
片上存儲器(共享 L3 RAM)
– 64KB 通用片上存儲控制器 (OCMC) RAM
– 所有大師都可以訪問
– 支持快速喚醒保留
外部存儲器接口 (EMIF)
– mDDR(LPDDR)、DDR2、DDR3、DDR3L

控制器

– mDDR:200 MHz 時鐘(400 MHz 數據速率)
– DDR2:266 MHz 時鐘(532 MHz 數據速率)
– DDR3:400 MHz 時鐘(800 MHz 數據速率)
– DDR3L:400 MHz 時鐘(800 MHz 數據速率)
– 16 位數據總線
– 1GB 總可尋址空間
– 支持一個 x16 或兩個 x8 內存設備配置
– 通用內存控制器 (GPMC)
– 靈活的 8 位和 16 位異步存儲器接口,具有多達七個芯片選擇(NAND、NOR、Muxed-NOR、SRAM)
– 使用 BCH 代碼支持 4、8 或 16 位 ECC
– 使用漢明碼支持 1 位 ECC
– 錯誤定位器模塊 (ELM)
– 與 GPMC 結合使用,從使用 BCH 算法生成的綜合症多項式中定位數據錯誤的地址
– 支持基於 BCH 算法的每 512 字節塊錯誤定位 4、8 和 16 位
可編程實時單元子系統和工業通信子系統 (PRU-ICSS)
– 支持 EtherCAT®、PROFIBUS、PROFINET、EtherNet/IP™ 等協議
– 兩個可編程實時單元 (PRU)
– 能夠以 200 MHz 運行的 32 位加載/存儲 RISC 處理器
– 具有單錯誤檢測(奇偶校驗)的 8KB 指令 RAM
– 具有單錯誤檢測(奇偶校驗)的 8KB 數據 RAM
– 具有 64 位累加器的單週期 32 位乘法器
– 增強型 GPIO 模塊提供 ShiftIn/Out 支持和外部信號的並行鎖存
– 12KB 的共享 RAM,具有單一錯誤檢測(奇偶校驗)
– 每個 PRU 可訪問三個 120 字節的寄存器組
– 用於處理系統輸入事件的中斷控制器 (INTC)
– 用於將內部和外部主機連接到 PRU-ICSS 內部資源的本地互連總線
– PRU-ICSS 內部的外圍設備:
– 一個帶流量控制引腳的 UART 端口,
支持高達 12 Mbps
– 一個增強捕獲 (eCAP) 模塊
– 兩個支持工業的 MII 以太網端口
以太網,例如 EtherCAT
– 一個 MDIO 端口
電源、復位和時鐘管理 (PRCM) 模塊
– 控制待機和深度睡眠模式的進入和退出
– 負責睡眠排序、電源域關閉排序、喚醒排序和電源域開啟排序
– 時鐘
– 集成 15 至 35 MHz 高頻
用於為各種系統和外設時鐘生成參考時鐘的振盪器
– 支持獨立時鍾啟用和禁用
控制子系統和外圍設備
有助於降低功耗
– 五個 ADPLL 用於生成系統時鐘
(MPU 子系統、DDR 接口、USB 和外圍設備 [MMC 和 SD、UART、SPI、I2C]、L3、L4、以太網、GFX [SGX530]、LCD 像素時鐘)


  • 以前的:
  • 下一個: